跳转到主要内容

如何减少电容耦合吗

关键的外卖

  • 理解电容耦合的基础知识。

  • 学习的利弊电容耦合。

  • 如何减少电容耦合。

问任何老师有多少孩子要把教室变成一个响亮的马戏团,答案会是,“两个”。尤其如此,当语言问题的两个孩子,相互坐在旁边。没有分离,不需要多几个一边讲话演变成一场全面的对话。很快,整个教训必须停止解决健谈的朋友在角落里。健谈的父的儿子,我太熟悉这使老师失望。

当然,教师学习的第一课是座位分配问题,一旦你确定你的“语言”,你把它们尽可能远,如果你想维持教室的有效运行。

同样的原则也适用于PCB嘈杂的痕迹。好消息是这个问题的答案,“如何减少电容耦合吗?“可能更容易解决不必要的课堂对话。在本文中,我们将探讨电容耦合的基本知识,并学习如何有效降低它避免串扰。

电容耦合是什么?

电容耦合的图形

电容性耦合电能两个insulator-separated导体之间的转移。

如果您熟悉电容器是如何工作的,你会发现它容易理解电容耦合。否则,这里有一个快速的复习:

电容器是由两个导电终端由绝缘体分开。当一个终端被带到一个更高的电压比另一个潜在的,电荷之间建立终端。终端的电压被移除时,电容器释放电荷电流的形式。

的行为电容器使它拒绝直流电(DC),但它成为一个低阻抗路径交流电(交流)。PCB,有各种各样的元素,可以形成一个虚拟的电容器,并允许它们之间的能量转移。

电容耦合,也称为静电耦合,能量是导电元素之间流动分离的绝缘体。一个例子是如果你把两个铜痕迹接近对方,电容耦合会导致能量在一个跟踪被转移到另一个。

在下一节中,我们将仔细看看这个能量转移可以是一个积极或消极的事情,这取决于你的目标。

电容耦合的好的和坏的

的两个朋友说话

电容耦合往往导致电子相声。

看光明的一面,一位健谈的孩子可以未来领导人的标志,辩手,或者律师。在同样的方式,电容耦合可以是好是坏,取决于环境。

当故意应用在电子技术中,电容耦合的原则产生的奇迹等现代设备触摸面板和电容式感应按钮。这些设备检测和测量电容的变化转换成用户输入。

然而,意想不到的电容和电容耦合,结果寄生电容破坏一个电路的性能。电容耦合是什么原因相声,信号从一个导体耦合到相邻的。

例如,如果SPI(串行外围接口)数据运行接近一个模拟信号,后者将微弱脉冲的SPI传播。互电容耦合也可以发生在两个痕迹承载高速信号,影响信号的完整性。因此,你会得到高错误率两信号在接收端。

如何减少电容耦合吗

PCB平面

缩短减少电容耦合的痕迹

电容耦合的影响将PCB时抬头操作。到那时,没有什么可以减轻其影响。为了减少电容耦合,您必须在设计阶段开始。

这里有三个证明方法来减少你的电容耦合PCB布局

增加痕迹之间的距离

可以理解的是,空间是一个奢侈品在教室或PCB。不过,如果有可能,尽量增加你的“语言”之间的距离或相邻的痕迹,尤其是对那些携带高速信号。作为电容成反比终端之间的距离,使痕迹远将减少电容耦合。

屏蔽

如果没有多的空间,考虑屏蔽高频痕迹两边地面终止铜带。地面地带充当盾牌和防止电荷耦合到其他痕迹。

保持短的痕迹

长痕迹增加导线的面积,增加电容耦合。因此,保持高频尽可能短的痕迹。

幸运的是,如何减少电容耦合并不是像你想象的那么难,当你拥有先进PCB设计软件。与OrCAD的一系列工具,编辑PCB的布局是一个微风和帮助你避免意想不到的电容耦合。您还可以使用InspectAR交互式地评估使用现实增强和改善你的PCB设计过程。检查、调试、改造和组装pcb从来没有简单或更准确。

如果你想了解更多关于节奏是如何对你的解决方案,跟我们和我们的专家团队

Baidu
map