跳转到主要内容

外部振荡器;位置和路由的权衡

并改变时钟PCB布局有什么不同?

每六个月,它变得明显,不够我的家庭都是“物联网”的一部分。<提示不祥的小提琴声>我们可以谈谈我的配偶的墙上时钟的迷恋吗?至少,在卧室里是那种不滴答!当然,如果电池接近尾声之时,调整可能会把它的业务。它总是把我的东西备份阶梯。设置和重置时钟的PCB设计也是一个事情。

保持完整的工作电路

硬币的工程师们在模拟方面变得非常连接到电路。如果工作有足够的利润,那么甚至不靠近“武断和反复无常”的修正。轻轻地走在那些情况的方法有很多事情要发疯。认为水晶是一个充满敌意的设备从一开始。这样,如果它应该有增长,其他几何已经倾向于远离危险区。

图1所示。图片来源:作者——地上倒(绿色)围绕着水晶但不与地面接触。的地平面层2是同样有槽在水晶为了帮助包含虚假的排放。

挫折的主要来源在射频芯片/董事会启动带外排放。一些奇数阶谐波可以最终超过了面具。将会有一个多余的高峰或肿块图像。带通滤波器有他们的限制和成本的钱在使用权力。模拟工程师在他们的激情用晚上和周末的时间来解决这些问题。他们在调整电路和测量茁壮成长。

一个微妙的调优存根或归纳脖子以下电力馈电可以只需要解决的问题。但是,现在你已经改变你周围的小世界,任何事情都有可能发生。无线电频率到处都是捡起和传播。做一个强大的正弦波无干扰频谱在其他方面是一项艰巨的任务。我们有充分的理由崇敬链中的一个完全兼容的链接。

外部振荡器——惊人的时钟

警示是:数字电路超过一定数据速率将开始像模拟电路。大多数单片机外部振荡器的选择。那是什么?这通常是一种覆盖系统时钟和系统上施加不同的周期时间。为什么这样做呢?一般来说,超频性能,同时增加underclocking节省电力。有的只是为引导,有的只是活跃的某些功能时使用。问题是当它在,1和0的字符串是直飞哗啦声其余的电路。

图2。图片来源:作者——它是清洁旋转Y1和被动对齐元素。我们妥协,以适应在EMI屏蔽。

与这些相关联的网名时钟通常会包括信件、“XO”。流行的这些水晶是赫兹频率范围。每一个可用的频率将有自己的谐波(和自己的包大小!)。

所以也许你从16赫兹作为外部时钟。这实际上是在上层可听范围,但当然,晶体的振动是没有测量设备听不清。不过,16 khz的副产品包括32 khz, 48 k, 64 k, 80 k, 96 k, 1.12 mhz等等。

少即是多,保持晶体电路短和自由通过。

主要是在其他节点上但有很多十字路口,16赫兹共同与其他频率在自然界发现的倍数。强烈的共振电路将损害,特别是共存。一个紧凑的XO电路是必须的但你不能总是得到你想要的。

图3。图片来源:SoundGuys:基频显示同情波长时,往往会同时生成的原始。

最糟糕的一个场景是当有XO针位于深处的戒指BGA的别针。通常,这是发现在一个小外壳没有足够的空间在高大的PCB组件的底部。这意味着XO的痕迹会比平时长。一个典型的例子是电源管理集成电路(PMIC)的所有周边针似乎电压。

水晶董事会可能在对面但是只可能在一个角落里的董事会的空间。让它远离接收链拐角处。TX也不是很大但是受害者通常小于RX方面如果是一个或另一个。寻找一个中立的角落里用最少的交通信号。

图4。图片来源:作者——左边的纵向跟踪(红色)和横向(青色)展示了如何创建一个延续保护带周围特别嘈杂的连接所使用的外部监测设备。

路由外部振荡器行下一个像这样的设备应该做的第一件事。如果你有任何自由的扇出,宽路径应该为这些雕刻出的痕迹。总有一行在BGA通过风扇可以在不同的方向。这一行通常是在中线但它不需要。

该地区的其他信号应该去在其他层,把尽可能多的额外的空间分配给时钟网。如果你可以创建一个保护带在喧闹的信号,然后你可以称它为好。我们总是希望一个最佳位置,允许显而易见的路由。我们不能总是得到我们想要的东西。然后,我们做我们必须。

关于作者

小约翰·Burkhert职业PCB设计经验在军事、电信、消费者硬件和最近,汽车工业。最初,射频专家——现在不得不抛一点然后填补高速数字设计的必要性。约翰喜欢打低音和赛车自行车当他不写或执行PCB布局。你可以找到约翰在LinkedIn。

约翰Burkhert的资料照片
Baidu
map