跳转到主要内容

第七节- PCB设计:理解/优先考虑公交车

这是第七个部分返校系列的PCB设计者和那些可能想多了解一些。

内容

理解和优先公交车

记忆,(见部分8)作为PCIe、SATA、USB.3和以太网接口可能最敏感的布局。(1)组织扇出通过这痕迹流没有交叉。如果必须有扭曲的连接,尽量减少他们在位置,甚至回到只要捕获示意图。

可以使用销互换的FPGA设备清理路由通道。公交车应该格外小心从理想的组件的位置。总是考虑扇出任何微调阶段,之后在销re-assignment路由。

一个经验法则间距是使用三次道间气隙介质的厚度。我也看到它表达的线宽乘以三但z-stack数在大多数情况下这一点很重要。耦合和间距之间的关系是非线性的。减少一半的空间将耦合的数量所以有点走很长的路是否添加或减去空间。

嵌套的蛇形角落将使用少于每个跟踪到手风琴折叠

图1所示。图片来源:作者——比折叠嵌套的蛇形将使用更少的角落每个跟踪到一个手风琴。

更极端的隔离来自在公共汽车或甚至把保护带之间的双总线中。保护带是一个跟踪在地上净,把任何相关参考飞机通过的栅栏。这个想法是创建一个“全金属外壳”的地面信号。理想间距的通过是一个函数信号的上升时间和隔离需求。

我们在图2(见下文)是一个内层使用路由四MIPI用作照相机模块接口的公交车。每个总线由四个数据对和一个时钟。时钟以黄色突出显示。总线中的每一对紧密匹配在这一对互补的P / N线是相同的长度。这是微分路由的基础。

一旦实现,蜿蜒添加这四个数据对与时钟同步。然后四个相机模块分为左派和右派团体最后长度对齐。每个跟踪三个级联匹配组的成员。开始宽容和最低的工作你的出路在那里是最自由的长度匹配。

差动双路由在一个电路板的内层

图2。图片来源:作者——差动双路由内层。

的全金属外壳,失去了对图2的右下角,因为我不得不避免路由下一个大电感。当谈到磁学,飞机不含铜的床单EMI字段。做没有保护带之间同一总线的成员比路由下面一个电感或变压器。

你可能会注意到四个单端行也有色黄色。他们也时钟用于不同的目的。再次,孤立他们做力所能及。妥协必须被视为他们路由过去一只流浪的电源部分通过会导致噪音问题。做实际的PCB设计通常包括以最有害的方式管理风险。像往常一样,这个工作是一个涉及时间和空间的四维难题。

低速度像I2C接口,i2和JTAG可以少考虑到理想的房地产。这意味着他们可以容忍有地平面以上和电源平面路由层以下。最好是如果飞机是一样的,提供电压,驱动汽车。最好不要跳在不同功率飞机即使低速连接。

在这种情况下,董事会没有任何高速接口,降低层成为顶级。主板可能就I2C daughtercard将他当成主要的事件。在这种情况下,它是最重要的连接。总是会有一个层次结构,通常会有一层板的最适合的路由。相应地调整你的努力。

常见的总线类型上发现的多氯联苯

  1. 作为PCIe外围组件互连表达:该协议在许多类型与任何来自TX / RX对16组之一。数据速率取决于连接。P和N之间的相位匹配是疯狂的痕迹。
    作为PCIe接口对齐
    图3中,图片来源:英特尔——作为PCIe是为数不多的连接接口,有一定的自由度。如果镜像或旋转组件不解决问题然后极性反转巷逆转是有效的选择。
  2. MIPI -移动行业处理器接口:老实说,唯一的地方我见过这个接口是SoC和相机模块。全息透镜AR和像素电话是主要的罪魁祸首。length-matching让你在一个网格的微米明显违反设计规则。
  3. USB 3.0 -通用串行总线创3引入了“超级加速”设计词汇。这是一个受欢迎的连接到外部世界,但也可能实现的范围内。
  4. 以太网,它已经存在了很长一段时间,经历了多次改进。MII代表媒体独立接口。千兆以太网使用GMII和最近,减少千兆媒体独立接口。他们没有降低速度,电线的数量相同或更大的带宽。一旦数据序列化,也变得差。以太网从“不坏”到“非常糟糕”拨号在跟踪时的长度。
  5. 萨塔-系列先进技术附件:已经麻烦,不是吗?辉煌或平行的依恋,处理器和硬盘40-pin连接器。冷凝流15针的连接器和不断提高速度限制使这一个有趣的联系。进一步提高酒吧我们SATAe特快列车上的数据。看到1号,是什么意思。SATAe进入作为PCIe领土。
  6. HDMI(高清晰度多媒体接口:从家庭录像带跳到DVD光盘是数据流的飞跃。我们剪断脐带在谷歌当他们把我Chromecast版本1。戏剧是我们是否能够保持路由通过一个槽顶部的RF屏蔽或埋葬跟踪和使用通过隧道的后果。电磁干扰的问题,我们埋葬的痕迹。
  7. SDIO——安全的数字输入输出:这是高通Snapdragon家庭跟外界的设备。只有四线分为TX和RX双但我们很挑剔路由25微米之间的最大偏差对积极和消极的方面。
  8. LVDS -低电压差分信号:多种用途的通用术语,低电压显示电路板的介电材料应该是低损耗/高速变体。如果不是,那么最好保持相对较短。这是一个安全的声明对上面列出的任何接口。

有许多少关键接口,每个通过不太严重的处罚。当你看到像低分辨率的视频功能,高清晰度音频,上述I2C或SPI, CANBUS、UART、或GPIO,信号完整性的担忧,但如果这些作物作为董事会的主要特性,去对待他们。

研究生院区

就像有一个最佳层,很可能有一个粗略的层路由在哪里受到众多分割平面的参考层。也许,该层上的过孔问题高速路由。这一层仍然可以用于逃避困难的部分。路由短片段,就足以在更好的找到日光层,将集群之间的地方痕迹空间集群。

层也可以指定动力飞机或作为最后的手段来应对突发事件。突发事件定义为11小时的网络运行的东海岸到西海岸。把第一个修订床上一层路由的稀疏集你为一个成功的两个牧师。改进的空间始终是一件好事。

(1)一般来说,每个总线都有自己的一组约束。有些人比其他人更严格。当匹配长度公差很小,这是一个很好的迹象,公共汽车也容易受到干扰。

相关文档

  • ipc - d - 317设计指南电子包装利用高速技术

下一步——部分8:内存路由

关于作者

小约翰·Burkhert职业PCB设计经验在军事、电信、消费者硬件和最近,汽车工业。最初,射频专家——现在不得不抛一点然后填补高速数字设计的必要性。约翰喜欢打低音和赛车自行车当他不写或执行PCB布局。你可以找到约翰在LinkedIn。

约翰Burkhert的资料照片
Baidu
map