跳转到主要内容

Quad-SPI带来快速并行数据传输

四SPI

串行外围接口(SPI)标准是最成功的到标准之一,曾被用于平行的双向通信。标准存在这个数据作为一个温和的数据率标准/喂数据提取组件,甚至是一些最先进的组件使用。从数据提取到配置中,有很多的SPI总线可以完成。公共汽车也很简单实现PCB,包括董事会,有多个外围设备在同一总线。

尽管SPI总线非常成功,它的变化,允许更复杂的实现PCB。一个较大的SPI-based公交车出现在一些先进的系统,包括高密度系统quad-SPI总线。这车是一个变体SPI和遵循许多相同的实现规则用于标准SPI总线。本文将简要概述如何实现总线的电路板,包括公交车与多个外围设备。

四SPI是什么?

quad-SPI总线是标准SPI总线的扩展和四个I / o操作一个。最初的SPI总线开发取代慢与更快的单端并行总线,双向接口。quad-SPI总线实际上是标准SPI总线并行再次通过添加额外的I / o。

quad-SPI总线的实现非常类似于标准SPI总线。有一个或多个可选的芯片选择针(CS),可用于切换外围接口。还有一个源同步时钟控制总线上的时间,和总线setup-and-hold倍,必须遵守。最后,公共汽车也推拉,所以它可以快速边缘率和较快的数据率芯片之间的通信。一个示例实现销名字如下所示。

Quad-SPI

Quad-SPI总线拓扑与销的名字。

注意,还有另一个标准缩写QSPI,称为queued-SPI。这两个接口是不同的。queued-SPI标准通常用于与闪光的记忆。它可以得到更令人困惑,因为一些处理器将允许一个QSPI接口操作四或排队模式!一定要阅读您的组件数据确定的模式可以操作的接口。

在PCB Quad-SPI

印刷电路板,实现与标准SPI quad-SPI基本上是一样的,但是有两个额外的痕迹。遵循相同的setup-and-hold时间,时钟路由和系列终止准则。最后一点很重要,因为quad-SPI接口不是阻抗控制,和上升时间将取决于总母线电容。减少对边缘过渡,EMI和相声小系列电阻司机一边(约22欧姆)可以用来减缓边缘过渡。

其他的一些基本原则遵循实现quad-SPI PCB中包括:

  • 唯一途径在地面的信号
  • 如果需要信号转换,通过和地面倒在需要使用缝合
  • 让时钟痕迹降低电感稍宽
  • 使用足够大的quad-SPI行间距和其他减少串扰的痕迹

使用Quad-SPI是谁?

目前,有一个有限数量的设备使用quad-SPI总线并行数据传输多个I / O管脚。市场上一些asic,包括总线构建到死。然而,它是不太常见的处理器尽可能多的处理器选项仍在市场上建立在年长的硅,这些巴士的实现并不是一个经济强大的司机与quad-SPI总线更新旧的芯片设计。然而,在一些固件支持单片机允许两个额外的I / o作为quad-SPI总线的一部分,但它可能操作在低数据率。

虽然公共汽车没有被添加到旧处理器,它可以很容易地在一个实例化FPGA。就像许多其他接口,FPGA供应商提供IP,可以用来建立一个FPGA核心包括quad-SPI接口。一些更新的参考设计采取这种方法,还有待观察,如果更传统的处理器将开始实施quad-SPI总线作为标准功能。

当你需要将组件和路线quad-SPI总线在PCB,确保你使用设计工具的配套OrCAD节奏建立你的电路板。OrCAD包括行业最好的PCB设计和分析软件,连同一套原理图捕获功能,混合信号在PSpice软件仿真,和强大的CAD功能,等等。

订阅我们的通讯最新的更新。如果你想了解更多关于节奏是如何对你的解决方案,跟我们的专家团队

Baidu
map