Inter-Pair斜
关键的外卖
比较不同类型的斜在同步数据行。
如何纠正和防止这种倾斜的设计。
设计师和制造商如何改变裸板制造偏差最小化。
蛇形模式中发现图片的下半部分表明inter-pair倾斜长度调优。
在电子系统中,时间就是一切。从复杂系统与多个用户期望快速反应途径的交互性。系统功能定义在不同层次之间的数据传输设计的不同阶段。这个看似无缝的数据必须遵循严格的时间协议防止失去一致性或不正确的加载。
预期同步之间的差异和实际到达时间控制信号被称为倾斜。通常应用于时钟,它也可以指在高速信号格式的区别DDR内存。这inter-pair斜(众所周知)需要注意根据制造商的说明,以免接口功能被破坏。
Inter-Pair倾斜与Intra-Pair倾斜
纠正Inter-Pair倾斜信号接口
理想情况下,同步信号需要同时到达目的地,以确保没有数据丢失引起的时机问题。然而,在现实中,不同(甚至分钟)在传播路径意味着没有两个信号会在同一时间到达。更易于使用,组件是宽容和允许一些时间不匹配(即时钟脉冲相位差)在可容忍的范围之内。时间不匹配是最严重依赖痕迹的长度,导致两个变化:
- Intra-pair斜两行之间的差异,这表明积极的和消极的信号之间的时间差异。保持两者之间的不匹配低微分信号允许更多的空间和更好的噪声保护平衡线。
- Inter-pair斜表示时间区别信号用于数据格式没有嵌入式时钟信号。Inter-pair斜可以覆盖数据格式单端和差分对,做一些信号双重受到倾斜。
纠正时机不匹配在布局层面很直观:设计师将添加额外的长度信号,直到内部或inter-pair斜是否在可接受范围之内。组件放置的第一步是确保这些信号匹配:将组件从中心对齐线的直线距离为信号路径是一样的。固定长度不匹配将根据不同类型的倾斜:intra-pair倾斜将增加长度较短的两行弯曲补偿(理想放在左右长度发散)的弯曲而inter-pair倾斜将延长信号的蛇形图案。设计师想要避免过度时间隙微分对补偿弯曲以及严格的转弯半径,导致极端电流密度分布和信号绕过添加长度的灭弧能力差距。
补偿inter-pair斜通常是更加困难比intra-pair斜即使容忍更高的(有时甚至negligibility),因为任何长度增加一个信号可能使它超出最大permittable斜相对于其他信号的接口。避免情况调整优化结果在一个不断倾斜移动目标,首先找到最短的路由长度的信号之一。这提供了地板上,理想让它如此,任何额外的长度增加了匹配所需的最少inter-pair倾斜。
高速设计需要高速基质
控制inter-pair倾斜超出的布局设计。在布局调整时间不匹配在某种程度上解决倾斜的症状,而不是原因。董事会建设中扮演着一个重要的因素:信号旅行在常见的板材料(例如,1080)不遇到一个常数介质由于玻璃纤维和环氧树脂之间的介电常数差异。机械,玻璃纤维编织和环氧树脂矩阵至关重要的制造,但信号的累积效应将体验不同的介电常数距离花了玻璃纤维和环氧树脂。设计师很难占fiberglass-epoxy矩阵的不同路由时,是没有办法知道路由信号最终会相对于裸板的矩阵。然而,设计师和制造商手头有几个技巧:
- 制造商可以旋转信号图像平面相对于编织,降低发病率的信号水平和垂直玻璃纤维编织的痕迹。
- 只有信号容易受到inter-pair non-45-degree角度斜路由。设计师可以有更多的控制的总信号平面路由。
- 接口信号路由在流泻的平面距离最小化纯粹的水平或垂直。
幸运的是,供应商有编造材料解决方案,有助于减少路由路径的影响。衬底材料可以包括更严格的玻璃纤维编织的面积,最大限度地减少fiberglass-locked环氧编织线之间。有一个较小的方差的可能性在基质信号经过,平均inter-pair斜滴在任何距离。
时间紧迫时,节奏适应型交付解决方案
Inter-pair倾斜时由于一些印刷电路固有的物理特性裸板,但设计师可以与材料供应商合作来克服这些问题,同时运用自己的最佳布局实践。小心组件位置和路由是最小化的关键需要调优,同时为inter-pair倾斜调整。定时同步电路功能至关重要,但它只是一个元素的信号完整性设计师想要调查进行验证。节奏强劲的PCB设计和分析软件工具箱可以快速模拟和模型复杂的电路改进产品开发和DFM。布局团队可以依靠OrCAD PCB设计者处理庞大的现代要求董事会特性和减少投放市场的时间。
大型电子产品提供商依赖节奏产品优化能力,空间,能源需求为广泛的市场应用。了解更多关于我们的创新的解决方案,跟我们的专家团队或订阅我们的YouTube频道。