在高速PCB布局更上一层楼
现在,印刷电路板布局是和以前一样挑战来完成。与此同时,它现在也容易会再次。进步的游行,很少回头。你的PCB布局超越已知和未知?突然出现一个全新的规范和数据率从兆字节?实践,一旦举起审查不符合设计的面具呢?这些问题让我们思考我们如何跟上不断增长的边缘率同时居住在周围的电力需求和排放标准,加强我们的设计。
这个词从董事会是高速数字设计开始像射频工作大约1 GB / s。任何发生的十亿次每秒最好有一个非常干净的开始和结束的每一块信息。信号的方式向下移动一行从使用整个跟踪变为流动主要沿着外围跟踪时出现在横截面。有许多因素围绕这一现象。这不是一个简单的事情。这种“集肤效应”带给我们希望更广泛的痕迹在比赛中更多的皮肤。更广泛的跟踪我们重新计算了介质厚度保持正确的阻抗。了层叠的计划。
图片来源:电路工作
让它小
在精心设计的输电线路信号传播速度之快令人难以置信。即便如此,总是越短越好。小心放置,同情的关键路径,就能很容易地路线设计余量。工作在更广泛的公交车与DDR就是为什么我用这个短语“小心放置”而不是压缩的位置。拥挤的痕迹是一个重大的威胁信号的完整性。自己的经验和简单的深入扇出的研究将有助于找出的最优几何layer-count和跟踪每一个独特的情况。因素一点额外的空间使更高的速度连接表现自己。
一旦有人从布局解释他们想要的东西,他们总是容易总之这样的。“那么,你想要的所有部分紧密和所有的路由远吗?“基本上就是这样。再次,狡猾的位置之后,聪明的扇出,减轻密度热点可能需要几个迭代,不让它的黄金时间。从来没有被鼓励改善电路的流动。如果你有幸看到一些模拟和它们是如何影响小的更改路由,你获得的洞察力,将推动未来设计。
准备下一个电压摆幅
低电压设备通常有一个低噪声地板上。不战斗的力量。保持它便利的并联电容器的形式定位销,而重要的是,另一边的帽子想要舒适的地面销在设备上是否有任何距离。整个路径从针帽,回到地面设备的形式归纳循环问题。较小的循环,越好。芯片可能是固定的,这样一个特定的权力和地面两针是一套功能。可能会有许多这样的配对。
关注应用程序指出将帮助解决难题。当一个公司有一开云体育官方登录个内部芯片团队,PCB布局的体系结构通常是由你来弄清楚。ball-mapping会话是最好的时间去了解任何脆弱或特别激进的别针。如果你能进入审查和影响销的位置,这是一个绝好的机会来帮助紧密集中团队考虑到系统架构。它不应该是一个陌生的概念,但对一些人来说,这个词在晶片结束。如果你可以得到的都是XO别针周长搬出去,这是赢了。在你的参考设计做得很好,你不知道谁将会使用它们。
防止差动双变得太不同了。
设备制造商,我们的电气工程师越来越喜欢松散耦合的微分对。可能会有更少的互电容在长跑比diff-pairs紧密耦合。之间的气隙diff-pairs通常是更广泛的比自己的痕迹之间的临界点是紧密和松散耦合。
与极端的上升和下降时间,我们必须变得更加意识到保持的两名成员每一对互相合拍。额外的气隙长度之间的积极和消极的痕迹给更多优势的跟踪曲线的内部。S曲线消掉的差异,而是掉头增加。有些时候曲流一对最好的方法是运行过去目的地pin-pair然后回来。如果可能的话,避免诱惑。inter-pair倾斜可以添加到一个毫米的偏差超过一个数量级通常允许应用笔记。平衡左右弯曲尽可能多的所以你不超过非耦合长度约束与调优疙瘩太多的阶段。这是一个平衡消失的偏差。
你的大师(小g)思维技巧,在这种情况下,考虑使用动态相位控制。这需要重新调整这两个跟踪每次有一个实质性的转变。我们想要的是两个波形的每一段旅行总体路径同步。有点撞在跟踪,较短的路线的关键技术。正如我们无法漂浮下来同一条河流两次,出现在一个区域的条件从即时即时改变。我们不只是阶段优化这两个信号到达接收机pin-pair同时,我们让他们同步从一端到另一端。
当然,我们不希望任何通过高速的痕迹。也就是说,如果一个成员的一个或两个,其他人应该同情通过和路线在同一层。外层减缓信号相对于内部层,和他们提供更少EMI和身体保护输电线路。保持传播速度相同的通过使用相同的拓扑是好的。几乎相同的更好的痕迹。附近有一个地面通过高速过渡是好的。创建一个哄在z轴周围的信号通过(s)和三个或更多地通过EMI抑制是下一个水平。需要更多的努力和时间去做的工作优势。试图改造成一个失败的设计质量甚至更多的努力。投资于一个坚实的设计一点喘息的空间会得到更好的好处。得到你一些!