跳转到主要内容

如何消除串扰在高速PCB设计吗

印刷IC板

相声是贝恩斯的之一高速PCB设计师的存在。市场需求更小、更快的董事会,但越接近两个平行的痕迹或导体放置在一起,机会就越大,产生的电磁场在一个跟踪将干扰信号。


在这篇文章中,我们将介绍相声是什么以及如何分析、模拟,并消除它在你的高速设计。

相声是什么?

相声是干扰造成的不必要的痕迹之间电磁耦合。一个导体移动电荷会产生电磁场。增加一个信号的速度增加的可能性,它将引起相邻信号耦合。让我们仔细看看两个组件的电磁耦合。

归纳/磁耦合

当电流流过导体如PCB跟踪,生成一个磁场。当这个字段通过相邻导体产生电动势或感应电压通过法拉第第二定律。这是被称为磁或电感耦合,可以有问题如果感应电压足以破坏跟踪经历电感耦合的信号。

电容/电耦合

除了一个磁场,电流通过PCB跟踪还生成一个相应的电场。当电场从一个相邻平行跟踪跟踪联系,创建一个电容器。两行容性耦合时,有可能在一行上诱导的信号串扰,导致噪声和信号完整性的退化。这种现象也被称为寄生电容。

避免串扰PCB的最佳实践

现在你了解一下相声背后的物理学,如何防范在PCB设计?关键要从相声是它虽然发生无处不在,它是最大的并行信号之间的线。

消除串扰的最好方法是利用并行性,导致其创造紧密耦合的路径返回到地面高速信号。自从返回路径在大小相等,但方向相反的方向,抵消和减少串扰的字段。

确保信号完整性的另一种方法是使用微分信号,两个电压线路在大小相等,但方向相反的极性是用来创建一个单一的高速数据信号。由于实际数据信号是作为区别这两个电压的电压线路接收器,因为电磁噪声会影响线路同样,信号本身仍然感觉到即使在外部噪音的存在。

这里有一个快速的总结PCB路由建议减少串扰:

  • 减少两条线的长度可以并行运行。

  • 一定要有坚实的返回路径。

  • 在可行的地方使用微分信号。

  • 使用保护痕迹通过连接到地面。

  • 保持高速信号,特别是时钟信号,孤立于其他痕迹。

  • 保持跟踪在相邻层互相垂直。

用EDA软件进行串扰分析

即使你理解的情况下会导致串扰在高速PCB设计,很难跟踪所有的变量,这些变量可能会导致电容和电感耦合。值得庆幸的是,EDA工具进化使高速pcb设计更易于管理。节奏快速的串扰的分析工具给你分析你的信号所需的信号分析功能你设计路线。它甚至使用彩色亮点识别网最容易在设计中串扰。准备在你的设计中消除串扰?看看节奏的PCB设计和分析工具套件今天。

Baidu
map