跳转到主要内容

(为什么)接受设计约束条件如何

设计规则并不是什么新鲜事。我们创建特定的能力和具体规则的结果不应该被忽视。从第一位置研究最终结果,收集一套完整的规则集迭代和设计重用的基础。很多次,没有人知道所有的设计要求。

无论如何,每个功能单元的团队认为他们的行动是最重要的。理解和蒸馏所有这些有时竞争需求可能提供最公正的建议关于如何进行一个有争议的设计。我们使用约束作为后盾,以避免混乱和设计验证的工具。如果没有可比的董事会文件,你有从零开始的豪华和做正确的设计。

只有你能制定规则。已经听起来像一个好游戏计划给我。最终的游戏规则是由大自然。从那里开始,这取决于我们的能力来操纵我们的目的。多年来,社会已经变得越来越复杂,我们的电子产品。在漫漫长路的每一步满是进步,一步一步。你能相信我们曾经设计单层pcb射频放大器使用AutoCAD ?我们验证了逻辑通过董事会进行可视化的比较和示意图。

现在情况不同了。有一个网表。有标志告诉你他们想要连接的图形信息之外的示意图。实际上,知道他们想要什么符号连接但不确切。通常有线索在网上的名字。理解代码,当然,共享净命名约定是一套好的约束的基础。字母“时钟”应该引起每一个人。群网被称为公交车上注明他们的一般描述和一个成员号码。

净的名字,设计控制的基石

这是一个不争的事实,一些其他的网不是很明显的标记可能在match-group。小段之间的串联电阻器和设备可能有一个匿名的系统名称。问题在于我们要刮的数据指导和上下文。当你有一个有趣的芯片,有80 +别针,例如,建议掠过任何应用程序的数据表。可能会有一些严格的要求在这个谜题。在设计时,我们完全沉浸在这个过程中。切换到一个新的设计的成本,即使是很短的一段时间,是可以衡量的。我们磨出来,直到tape-out天然后继续前进。

的另一半工作是捕捉设计意图。

当发生的剧情。那一天,你只是被其无私的帮助就要来临。做了一些连接组件,并不是真的那么大但确实需要一些大的铜。功率计嘲笑你瘦小的痕迹。或者,也许这是我的痕迹。我跑题了。有一个教训。它捕获的设计是不够的。的另一半工作是捕捉设计意图。设计意图包括明显的物品; board outline, connector orientation, keep-out areas as well as the electrical specifications of line length, width, and the air-gap for all the different things.

图片来源:2 krsystems典型轮廓图

位置:给我一些空间,但只够。

我们已经(或应该)一个轮廓图建立PCB的物理特性。故事的其余部分生活在约束管理器。您希望系统做的越多,或验证,因为你越需要自动化管理职责。适应型包已经进化显著,特别是在该地区建立间距规则对个人跟踪的功能或其他几何。元素之间的间距让我们安全。

空间,本身,通常溢价。没有浪费。需要很长一段时间来衡量每个部分之间的距离,并确保它符合规则在各个组件的列表。嵌入这些规则需要一点的图书馆工作。努力回报大在布局阶段时间和任何其他阶段,突然变成了一个迷你植入阶段。

捕捉BGA器件和芯片之间的街道宽度限制在0402年的包或其他任何包包装要求是机器可以学习的东西。更好的是,它可以同时跟踪成千上万的相互关系。深思熟虑的工程师会问如果绕过帽尽可能允许销。立即如果你有能力给她看我们的边界太近,你会得到很多信任不仅仅说,“是的,我们好”而建立的区别好和拥挤。我是认真的。有所有这些戏剧在一个公司一个组件间距值不满足规范,我放手,因为我知道我开云体育官方登录建了3毫升的额外空间约束管理器。如果你写的规则,你知道他们可以弯曲。auto-router不。

让我们聪明。

此外,设计意图需要弘扬的树是可行的。从主线(或如果你的用例是电池和/或AC)到小绿灯,系统对当前的需求需要强制执行权力的隐藏的手完整性。这些幕后工程师研究了所有的数据,你可以浏览。所有这些曲线,一页一页的图大部分是关于结温度和信号退化。所有的手语蒸馏到最低线宽度。它不是固定的一个宽度。一小段薄比最低仍可能过关。“缩颈”的连接器或附近地区可能出现在一个区域内。这是一个原因,我们可以有多个线宽度为一个网络。

来源:节奏

预设线宽度的另一个原因是模拟部分。跟踪宽度,它提供了一个50欧姆负载外表面不可能满足要求时跟踪转换到一个内部层。

为什么这很重要:

我们称它为一个编辑器,因为我们花那么多时间修改现有的电路。并不少见的路线并重新连接一个项目过程中。设计规则是在你超越了铜的宽度。当一个新的跟踪推通过现有痕迹的一条河,它就像个魔术其他痕迹时礼貌地为新路线。它只能如果你有你的设计规则。约束同时确保你的微分对保持微分会议相宽容。

没有简单的方法来优化内存总线的长度不使用电气规则。你的时间预算的图形报告显示哪些连接需要延长或缩短。结合Auto-Interactive-Delay-Tuning,我们很短的长度匹配工作。

来源:节奏

我们也可以控制串扰,通过数量,最大长度和其他属性下的电子标签。使电气约束集,然后分配这些集网是更容易管理的要求比直接分配约束“覆盖”网。组被分配后,有一个简单的方式来抓住那些老鼠显示或给整集团网(s)或任何数量的编辑功能。

放松,保持冷静。

与地面是我们最喜欢的邻居,我们有各种各样的不同的几何图形,适用于那些特殊铜倒。地面的规则集可能包含不同的回调或一定区域内不同层板或网的一个类。你可以花一些时间制作特殊的地面形状或者你可以填空的规则集,以便地面自动倒做它应该做什么。奖金时,相同的信息可以便携。精美的手绘图形很少旅游。基本规则,至少你有机会设计重用。

现在这种想法适用于一切。我们离开CLK的气隙周围的机会吗?我们随机路线随机存取内存吗?我们不希望下一个人打开这个设计有什么线索吗?那个人可能是你在2020年。不会2020你要2018你捕获吸收而沉浸在这迷宫的铜第一次吗?

上面我所提到的,生活在规则约束管理器。他们还活着。他们需要照顾和关注,他们最终将无用的或者更糟。未来人们会做一些违反设计规则消失。我们希望这些事情是正确的事情。通过对启蒙运动,哪怕只是你的样子。


关于作者

小约翰·Burkhert职业PCB设计经验在军事、电信、消费者硬件和最近,汽车工业。最初,射频专家——现在不得不抛一点然后填补高速数字设计的必要性。约翰喜欢打低音和赛车自行车当他不写或执行PCB布局。你可以找到约翰在LinkedIn。

约翰Burkhert的资料照片
Baidu
map