跳转到主要内容

了解以太网路由优化PCB电路路由行为

以太网路由有四个电缆插入它

它应该是前几天的考试电子纸,但尖叫“史诗杀死”和“的”灌输给我的耳朵我全神贯注于游戏的队伍。在2000年代初,计算机转移到以太网端口,导致游戏飞跃了一大步走向未来。

今天,我们大多数人都是通过无线方式连接到互联网。然而,以太网端口仍然是一个偏好在某些应用程序中。通过局域网传输电缆仍然被认为是更可靠的比WiFi和更高的速度。

以太网路由不当会影响信号性能如何

PCB设计者,以太网路由是一个艰巨的挑战高速如果路由不小心意味着增加易受干扰。今天最常见的以太网的速度是100 Mbps, 1000 Mbps, 10 gbps。即使在最低的率,你要拿出你所有的设计知识和谨慎行事。

以太网设计路由没有遵守任何特定的规则是灾难的邀请PCB原型。在某些情况下,固件工程师测试设计难以在以太网端口建立连接。那么严重,但同样令人不安的问题是不稳定的连接或有限的速度由于信号完整性问题

故障排除了PCB制造和组装之后的以太网问题并不容易。最好是获得正确的设计在设计阶段避免代价高昂的后期制作的问题。

前考虑以太网路由

一个典型的以太网设计由PHY组件和磁学。体育或以太网物理层链路层的组件接口信号的以太网物理层的模拟微分模拟信号。

磁学、常用术语在以太网的设计中,有助于隔离内部电路瞬态和共模噪声从外部局域网电缆。之间的信号跟踪运行的磁学和PHY高速模拟和干扰极其敏感。

但是你的注意力完全不应该集中在体育和磁学。大多数以太网的设计涉及到一个以太网MAC与体育的单片机接口。涉及的接口时钟信号,跑到50 MHz RMII SMII协议或125 MHz。你要并重数字以太网MAC层和物理层之间的联系。

一幅精心为以太网路由电路板的能力

体育和磁学必须既不太近也不太远。

电磁干扰在以太网的设计是一个真正的担忧,因为它涉及到桥梁模拟和高速数字信号。时钟信号驱动PHY和共模噪声从以太网的局域网电缆会产生干扰信号。因此,组件的位置和路由策略产生重大影响以太网路由。

以太网PCB路由指南

当任务设计电子传输以太网,你要遵守这些准则。

1。水晶附近PHY和保持跟踪。

2。让PHY至少25毫米远离磁学防止电磁干扰问题。然而,体育和磁学不应该太远至模拟信号变弱。

3所示。确保之间的差异对PHY和磁学并行路由和自由从其他高速信号。

4所示。在体育上拉电阻差两必须放置在10毫米的痕迹。

5。放置去耦电容接近体育的电源引脚。

6。确保存在稳定的地平面下的微分信号的返回路径。没有路由信号分割平面,可能造成电磁干扰。

7所示。没有通过应在模拟微分对防止阻抗不连续。保持在同一平面上。

8。避免路由PHY微分对PCB的边缘附近,以避免干扰耦合从外部元素。

9。链路层之间的信号PHY和MAC应该并行路由和维护相同的长度。

特写跟踪路由的电路

以太网微分信号必须并行路由。

设计与以太网组件是一个艰巨的挑战,但使用正确的PCB设计软件可以减少错误的风险。节奏快速的PCB设计有助于使系统级设计和分析,在以太网的设计应用中特别有用。

如果你想了解更多关于节奏是如何对你的解决方案,跟我们和我们的专家团队

Baidu
map